# CT Übungsaufgaben Memory

### Aufgabe 1

a) Nennen Sie drei Unterschiede zwischen einem 'asynchronous SRAM' (statisches RAM) und einem SDRAM (Synchronous Dynamic RAM).

b) Was ist die typische Funktion des Pins  $\overline{\text{OE}}\;$  bei einem asynchronen SRAM?

#### Aufgabe 2

Gegeben ist der folgende 'asynchronous SRAM' Baustein.



- a) Wie viele Adresspins benötigt der Baustein?
- b) Der Baustein wird an den 'Flexible Memory Controller' (FMC) des STM32F4xxx angeschlossen. Adresse 0x6800 ' 0000 soll die tiefste Adresse sein, unter welcher der Baustein angesprochen werden kann. Tragen Sie die anzuschliessenden FMC–Signale direkt links neben den Pfeilen ein.
- c) Unter welcher Adresse greifen Sie aus der Software heraus auf das Byte an der höchsten Adresse des Bausteines zu?
- d) Beim Entwickeln der Software stellen Sie fest, dass Sie unter der Adresse 0x6BFF '0000 auf das identische Byte des Bausteins wie unter 0x6800 '0000 zugreifen. Was ist die Erklärung?
- e) Unter wie vielen 64KByte Adressblöcken kann auf den Baustein zugegriffen werden?

# Aufgabe 3

| Welche der folgenden Aussagen treffen für ein DRAM (Dynamisches RAI   | M) zu?    |                       |
|-----------------------------------------------------------------------|-----------|-----------------------|
| Bezeichnen Sie das entsprechende Feld mit einem ,X'.                  | trifft zu | trifft<br>nicht<br>zu |
| Die Daten werden in einer RS Flip-flop artigen Zelle gespeichert.     |           |                       |
| Zugriffe auf einzelne Speicherstellen haben eine hohe Latenz.         |           |                       |
| Auf Grund der Leckströme ist ein periodischer Refresh notwendig.      |           |                       |
| Der Preis pro Speicherzelle ist hoch.                                 |           |                       |
| Ist ein flüchtiger (volatiler) Speicher.                              |           |                       |
| Eignet sich gut für Blockzugriffe.                                    |           |                       |
| Falls keine Zugriffe erfolgen, ist der Leistungsverbrauch sehr klein. |           |                       |

### Aufgabe 4

Kreuzen Sie jeweils für NOR und NAND Flash an, ob die Aussagen zutreffen.

|                                                                                                                    | NOR Flash 1) |                    | NAND Flash |                    |
|--------------------------------------------------------------------------------------------------------------------|--------------|--------------------|------------|--------------------|
|                                                                                                                    | trifft zu    | trifft<br>nicht zu | trifft zu  | trifft<br>nicht zu |
| Erlaubt das Ausführen von Programmcode direkt aus dem Speicher.                                                    |              |                    |            |                    |
| Der Speicher kann nur Sektor-weise gelöscht, d.h. auf '1' geschrieben werden.                                      |              |                    |            |                    |
| Eignet sich für wahlfreie Zugriffe auf einzelne Bytes.                                                             |              |                    |            |                    |
| Eignet sich für das effiziente Speichern von grossen Datenblöcken.                                                 |              |                    |            |                    |
| Erfordert eine spezielle Schnittstelle, welche nicht mit asynchronous SRAM Lesezugriffen kompatibel ist.           |              |                    |            |                    |
| Bits in einem einzelnen Byte können immer auf '0' geschrieben werden.                                              |              |                    |            |                    |
| Bits in einem einzelnen Byte können immer auf '1' geschrieben werden.                                              |              |                    |            |                    |
| Wenn Programmcode abgelegt wird, dann muss dieser in der Regel vor der Ausführung ins RAM geladen werden.          |              |                    |            |                    |
| Verwendet die Floating Gate Transistor Technologie                                                                 |              |                    |            |                    |
| Der erste Lesezugriff benötigt eine hohe Latenzzeit, die folgenden Lesezugriffe erfolgen aber sehr viel schneller. |              |                    |            |                    |
| Grosse Datenblöcke können schnell abgespeichert werden.                                                            |              |                    |            |                    |
| Wird vor allem für das Speichern von Programmcode und von persistenten Daten eingesetzt.                           |              |                    |            |                    |
| Solid-State-Disks (SSD) werden aus diesem Speicher gebaut.                                                         |              |                    |            |                    |

1) NOR mit Parallel Interface